EDA365电子工程师网
标题:
ESD器件的布线为什么最好走锐角?
[打印本页]
作者:
flyriz
时间:
2017-9-16 18:21
标题:
ESD器件的布线为什么最好走锐角?
其次,在设计PCB时经过ESD器件的线路,尽量产生锐角;
% I |* G. g N/ } B
QQ五笔截图未命名.jpg
(19.3 KB, 下载次数: 0)
下载附件
保存到相册
2017-9-16 18:16 上传
8 M- d. M3 `: {9 m* x- Q
6 [) s) n x: e. Q& B( \8 o
大家好,在看ESD设计资料的时候看到上面的信息,不是很理解,请问各位为什么要走锐角呀?
: _3 d3 E* H" p6 Y/ X
8 n7 A2 |: i5 j! c
" z5 L4 b: P7 V: Y# k2 }3 ^
4 Z( G0 r5 ^3 y! ]" }( f
" y" Y4 R; b% O. _7 w3 D7 |
3 L ?- ^3 ~. L {6 N$ B
作者:
天马行空6704
时间:
2017-10-10 09:05
不懂,帮顶
- Y- n/ c0 x3 p( q9 } o
作者:
ccbo
时间:
2017-10-10 14:31
尖端放电,把大部分的静电通过ESD器件泄放到地
作者:
chenyucheng
时间:
2017-10-12 22:58
器件响应有延迟,所以用锐角走线避免器件动作之前脉冲就已经接触后端
作者:
link493
时间:
2017-10-14 12:57
不懂,看看先
作者:
tanglq
时间:
2017-10-14 13:11
小学新生,来给各位大佬解释一下。这个属于传输线理论的东西,因为ESD波形在时域上上升沿小于1ns,对应的频率在几百兆Hz,所以需要考虑传输线效应。均匀的布线上,阻抗分布均匀,所以不会有反射产生,当有拐角时,出现阻抗突变,拐角为高阻,反射系数大于一。出现正反射,加剧ESD电压幅值,使电路更难通过ESD测试。所以拐角一定要注意控制走线角度,减小反射的影响。
作者:
cjz351421568
时间:
2017-10-19 22:46
不懂,帮顶
作者:
EDA362YD
时间:
2017-10-27 11:13
不错的分享
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2