EDA365电子工程师网

标题: 动态铜不避让np孔(没有网络属性,不镀铜的孔) [打印本页]

作者: gavinhuang    时间: 2017-9-8 15:22
标题: 动态铜不避让np孔(没有网络属性,不镀铜的孔)

5 v- H- ^6 g1 D; M" x2 X为什么动态铜不避让np孔(没有网络属性,不镀铜的孔)?其它有网络属性的都避让好好的,这是怎么回事?6 L: _' g/ c2 G% j. @# @* r- `+ l
以前画过类似np孔的,都避让了啊,constraint manager里面的shape to hole 也设置避让了。
- [: ?) \8 S7 A# Z7 Y
5 `; }) E1 ~. M  y) O( W3 ^  ^: }* \' e6 J8 ]! P. u# z( G
7 n8 q, f% v! E& O+ A& B

作者: paul_iw    时间: 2017-9-8 15:49
把铜皮update一下
作者: 紫菁    时间: 2017-9-8 15:57
画一个禁布区
作者: gavinhuang    时间: 2017-9-8 16:04
paul_iw 发表于 2017-9-8 15:493 A( a' ~3 k7 e- ~$ G0 ?
把铜皮update一下
3 O4 C: g: i9 {1 m- }# J
试过update铜皮,不行7 p7 x8 H/ j6 I. Z0 Y

作者: gavinhuang    时间: 2017-9-8 16:07
紫菁 发表于 2017-9-8 15:57. C% F5 M0 Q+ T+ G- c: h7 O5 w/ N: Q
画一个禁布区
4 y+ }, \7 e0 Y
如果这种孔比较多呢?或者漏掉哪个孔呢?挨个画禁布毕竟不是长久之计。我画上个板子的时候这种情况能够自动避让,不知道为什么这个板子不行,没找出哪里有问题。: G7 }: E3 n# v+ ^

作者: a2251247    时间: 2017-9-8 16:11
gavinhuang 发表于 2017-9-8 16:07
" E# Q1 ^6 Z, {( R" g如果这种孔比较多呢?或者漏掉哪个孔呢?挨个画禁布毕竟不是长久之计。我画上个板子的时候这种情况能够自 ...

* i6 Q% Y0 R: i7 H5 a发PCB出来: Y5 d% i# R" v' o  I. W% \4 W4 A

作者: gavinhuang    时间: 2017-9-8 16:14
a2251247 发表于 2017-9-8 16:11
+ m5 r' s0 O  u) d发PCB出来
( O3 h4 b# q  _; K& T7 |8 s* l* g
公司的在研产品,发PCB出来不合适啊: {% b2 g" G: G3 b( [4 H

作者: yangjinxing521    时间: 2017-9-8 16:20
哈哈。。。不合适。。。。
作者: gavinhuang    时间: 2017-9-8 16:45
yangjinxing521 发表于 2017-9-8 16:20: G6 }( K) d& P1 u6 i0 m$ s
哈哈。。。不合适。。。。

2 e/ i8 |. k/ f% v- Y' h/ o你有没有遇到过这个不避让的问题?求赐教啊/ p, r& g! X9 H. U

作者: wx_QrS6HGIt    时间: 2017-9-8 19:21
update
作者: Chen_ZS7V2    时间: 2017-9-8 22:15
参考附图,设置下Hole到其它的Space

新建位图图像.png (57.13 KB, 下载次数: 3)

新建位图图像.png

作者: gavinhuang    时间: 2017-9-11 11:37
wx_QrS6HGIt 发表于 2017-9-8 19:21. g) K+ L' b, S5 N+ S2 A
update

8 G4 m. _) V4 N; qupdate之后也不行
' V: U4 m' g% o& g6 b7 z( x) c
作者: gavinhuang    时间: 2017-9-11 11:37
Chen_ZS7V2 发表于 2017-9-8 22:15
6 r% h5 }9 J) g4 N) {( o# t2 `参考附图,设置下Hole到其它的Space

% e. i' X' }7 }; }8 s你说的这些设置都设置过了,也不行8 c  o) x! P( D( e6 V  L

作者: eda1057933793    时间: 2017-9-11 13:21
你看下规则管理器里设置的shape到hole的间距是多少。
作者: gavinhuang    时间: 2017-9-11 13:28
eda1057933793 发表于 2017-9-11 13:215 W" x& Z9 @% {% v! i
你看下规则管理器里设置的shape到hole的间距是多少。

9 c9 U, s& M, t我在规则管理器中设置的shape to hole距离是15mil* v" x/ N4 E$ ~1 z/ |

作者: eda1057933793    时间: 2017-9-11 13:36
那你看下板上其他位置的非金属化孔避让没有
作者: eda1057933793    时间: 2017-9-11 13:37
本帖最后由 eda1057933793 于 2017-9-11 13:40 编辑 ) \3 g' M, J. M% K( w

# B' M1 m, x0 j* P2 b- e* t3 G或者是不是没注意把这个非金属化孔连上网络了。: o! V- C( _/ r4 @# {/ _! ]) O

作者: gavinhuang    时间: 2017-9-11 15:02
找到原因了,这个np孔在Pad_Designer建立的时候勾上了Mech pins use antipads as Route Keepout;ARK,而anti-pad设置为NULL(应该默认是0)。
, z3 q6 H+ {2 q- K# ~9 Z" f! N% v7 G& T+ x
所以,以后建立np孔的pad的时候,以下的做法应该二选一(目前还不知道哪个好):$ L4 d) R! U0 ?: Q
1、不勾选Mech pins use antipads as Route Keepout;ARK的话,anti-pad的值可以不设置(NULL),动态铜避让的距离应该就是你在规则管理器里设置的shape to hole的值(如果anti-pad设置了值应该也不会有问题,我猜应该是哪个值大按哪个避让吧);- p# k( F+ r$ ]& [& N2 g0 ~0 ~
2、勾选Mech pins use antipads as Route Keepout;ARK的话,anti-pad的值必须有值,动态铜避让的距离应该就是你设置的anti-pad的值。$ f/ p: E% l; M# G% P0 {! b$ b" g
+ E: n# D9 K) w/ d9 v
7 z6 y3 `9 X- N! ~) C, Z9 ]/ e

( s1 T* \/ k* @: h$ a 4 s1 T' o$ @" b% \

作者: eda1057933793    时间: 2017-9-11 15:10
anti-pad对负片层有效,正片层按照规则避让。
作者: gavinhuang    时间: 2017-9-11 15:12
eda1057933793 发表于 2017-9-11 15:10
! `( W8 R5 U  l/ N1 nanti-pad对负片层有效,正片层按照规则避让。
9 T) C8 V' {! p9 K, j: z
我用的是正片& l7 j& ?* r1 }$ o5 }

作者: wx_QrS6HGIt    时间: 2017-9-11 15:40
wx_QrS6HGIt 发表于 2017-9-8 19:216 L/ u9 ]0 R) I  z* ~
update
. F) k& c. m& d
禁步
作者: sketty    时间: 2017-9-12 14:10
为什么要勾上Mech pins use antipads as Route Keepout;ARK?从来没勾过。。。
作者: gavinhuang    时间: 2017-9-12 16:27
sketty 发表于 2017-9-12 14:10
# ~6 L$ p& m9 y为什么要勾上Mech pins use antipads as Route Keepout;ARK?从来没勾过。。。

( p: ~2 ^2 B' Y2 M, o6 v我自己建的时候也没勾过,我这个封装是用的开发板的,开始没注意到它勾了,而且我把它设置的anti pad给删了,所以才导致了这一系列问题/ I; X, k/ D3 R3 M% u

作者: LIF0413    时间: 2017-9-19 09:30
gavinhuang 发表于 2017-9-12 16:27
5 Q3 M; u& A8 b" V我自己建的时候也没勾过,我这个封装是用的开发板的,开始没注意到它勾了,而且我把它设置的anti pad给删 ...
0 Q: |* e! h4 E+ w! n
我之前也有遇到过铜皮不避让NP孔,但是我的有网络,我研究了好久也不知道是什么问题,就像你说的所有设置都是没有问题的,板上有很多一样的NP孔唯独就是那一个不避开,只有重新覆一下铜就避开了,可这种问题没有找到根源以后要是万一再出现就麻烦了,一般检查板子都是看有没有DRC,谁还会注意到这种问题,我的没有勾上Mech pins use antipads as Route Keepout;软件还是出现BUG了
作者: zongqiaoyu    时间: 2017-10-20 13:24

$ O, v% Q* M* B6 @画一个禁布区




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2