EDA365电子工程师网

标题: 2017年7月20日公益PCB评审报告节选 [打印本页]

作者: EDA365QA    时间: 2017-7-21 08:23
标题: 2017年7月20日公益PCB评审报告节选
1.  上下静电条与其它网络不要重叠.- y6 U5 x* d5 d

: ~0 e3 D$ G/ m  N% R8 w
作者: EDA365QA    时间: 2017-7-21 08:24
2.  铜皮太长电容处应打地孔.& K6 H$ L+ Z) y, k( u& V
9 e: y  A! O1 z- j3 ?4 y; J( ^

作者: EDA365QA    时间: 2017-7-21 08:25
3.  串口电容走线应加粗.
8 S% ^0 }( j' }! o+ D+ A  x+ M
! A( e7 R, \4 q9 }3 T  W0 a$ y
作者: EDA365QA    时间: 2017-7-21 08:25
4.  光口信号有的孔挖大了有的没挖.$ e# |" y8 I; q. i: h2 L0 ^" U. C
  L3 p6 p3 R* c0 j' S

作者: EDA365QA    时间: 2017-7-21 08:26
5.  光口器件能否放同一面少两个VIA.
2 I. z8 ~1 n) G; u 9 L& Z- ^: U+ P) s" b7 h

作者: EDA365QA    时间: 2017-7-21 08:27
6.  高速线参考面不完整./ ]3 w8 @1 R; Y2 `  t7 R8 |
  C+ W4 i- ]* p9 i- y) `7 G

作者: EDA365QA    时间: 2017-7-21 08:28
7.  差分对换层处加回流地孔.( _! r/ R6 r( L; \# `! z+ |
( A& M  r7 X8 \9 K' ~

作者: EDA365QA    时间: 2017-7-21 08:28
8.  RF信号用地隔开网络.- _1 o2 \& v2 m2 D% Z
! n) Q- H$ P" i) {9 X: E0 t0 H

作者: EDA365QA    时间: 2017-7-21 08:29
9.  0R电阻加粗走线.( o. A4 F+ w+ I9 Y' \. n

7 l5 x1 K) l( r4 F* E
作者: EDA365QA    时间: 2017-7-21 08:29
10.  参考面不完整.
3 Z2 |; N0 g4 [* u- a2 ~, F
# ~4 L! ]2 b, M* [+ n% q; F: I
作者: qilinwang66    时间: 2017-7-21 08:43

作者: cjdsn    时间: 2017-7-21 08:57

作者: wangdalei    时间: 2017-7-21 09:01
EDA365QA 发表于 2017-7-21 08:24, \4 r8 [6 J9 _: U2 ]5 T8 `3 O$ D/ I
2.  铜皮太长电容处应打地孔.
6 j5 n+ ^" x. K/ j  H+ ]* x6 Y
这条是什么意思啊,太长的铜皮深入到板子里,形成的半岛样式,要多打一些过孔是吗?/ W0 S0 ^( Z; ]2 Y

作者: pcb    时间: 2017-7-21 10:07
wangdalei 发表于 2017-7-21 09:012 y. _  }2 Z/ n
这条是什么意思啊,太长的铜皮深入到板子里,形成的半岛样式,要多打一些过孔是吗?
, n/ t7 e4 T- D; O
开关电源的电容回流路径不要太长,也要满足电流.
; w, ?: P& B$ z3 B
作者: feitianjingjing    时间: 2017-7-21 15:01
EDA365QA 发表于 2017-7-21 08:24
: L- g* Y% G; W3 D2.  铜皮太长电容处应打地孔.
( h0 f2 i9 E% G6 a, D
楼上的你看错了,这种情况打地孔是正确的,你说的是在电容的正极那里打地孔,这样会寄生大电容,寄生大电容跟表贴电容是并联关系,这样容值无形中被拉大了,滤波效果就不好了,尤其是高频谐波的滤波效果会打折扣,但是楼主的意思是在gnd那端打地孔,这样就是应该的,也没所谓。" K  d' w& l- v! Y) l% p

作者: 依然    时间: 2017-7-21 15:13
EDA365QA 发表于 2017-7-21 08:29
9 e; u( U7 Z- U7 r: z" z, C9.  0R电阻加粗走线.
( S6 N" A6 [. u; t
这里的电阻起到什么作用?
- T  o7 Z- n( @6 n& _  e
作者: feitianjingjing    时间: 2017-7-21 15:14
EDA365QA 发表于 2017-7-21 08:26
$ ]7 v/ l/ P9 t. V( e5 Q5.  光口器件能否放同一面少两个VIA.
7 [5 j, e7 q5 x$ {) O$ X
我记得我之前看手册上写过光口器件表层别走线,楼主最好让这个pcb好好看看手册,我看他每个光口的表层都有走线直接连接光模块的pin跟外面的器件。这些走线最好改成过孔走内层模式。; d5 ?: t! D( w) `9 @7 T

作者: pcb    时间: 2017-7-21 15:34
依然 发表于 2017-7-21 15:13$ U) a& M# }; \# e& ^; w
这里的电阻起到什么作用?

* m7 Z) T9 i6 W* K是选焊提供电源.7 I# n; o1 q6 v+ S3 R2 a+ Q, g

作者: pcb    时间: 2017-7-21 15:40
feitianjingjing 发表于 2017-7-21 15:14
# I  V6 U0 U0 D* a: T我记得我之前看手册上写过光口器件表层别走线,楼主最好让这个pcb好好看看手册,我看他每个光口的表层都 ...
' v; \4 T; v- Q" e1 U  t# C
这个光口前面有两个缺口的是可以出差分线.
+ Q! q7 w; O! v
作者: junieya    时间: 2017-7-24 16:26
EDA365QA 发表于 2017-7-21 08:25
* }- z' A; i: s# f; @1 e4.  光口信号有的孔挖大了有的没挖.
! m2 W( |3 e0 |1 Y- n8 @
应该怎样改呢?光口信号需要挖空嘛?- v4 }9 p7 j  v2 J1 _1 M! Y- y. K+ b* g( W. a

作者: pcb    时间: 2017-7-25 09:21
junieya 发表于 2017-7-24 16:26
: j) }' u0 |, e应该怎样改呢?光口信号需要挖空嘛?
. u- q8 a: ]3 U# C
不是挖空,高速过孔反焊盘应加大些.
+ n7 G* E, m8 _7 a; i6 K" e! Q
作者: junieya    时间: 2017-7-25 10:32
pcb 发表于 2017-7-25 09:213 M  v! l6 K  k7 k* E! _5 ?, @; u
不是挖空,高速过孔反焊盘应加大些.

/ B# w  X7 t, N% P7 E就是高速过孔要加大些是吧?7 P+ T4 j5 \' K& k9 [8 R" r

作者: jiache    时间: 2017-8-6 23:49
有没有开关电源布线的评审。想看看高手是怎么布的。
作者: EDA365QA    时间: 2017-8-7 09:18
jiache 发表于 2017-8-6 23:49+ T' x+ I/ g- ]" @$ L3 ]$ w- t) ?% g
有没有开关电源布线的评审。想看看高手是怎么布的。

1 V- X+ ?# E; }% w+ y4 Z2 k) F) Zhttps://www.eda365.com/forum.php? ... amp;_dsign=dfce24584 a, K+ X. F: r9 L/ G; |0 c
9 n" M: F$ B9 v: c! p2 @6 r
7.  开关电源需做单点接地.+ S5 K* g/ B. i* W( o, ?

作者: jiache    时间: 2017-8-7 15:35
EDA365QA 发表于 2017-8-7 09:18
! W) U4 q/ u6 d: D4 Phttps://www.eda365.com/forum.php?mod=viewthread&tid=146983&extra=page%3D2&page=1&&_dsign=dfce2458
1 E* E# i) ]0 P) E, M3 p$ V ...
* G/ a8 A) T$ L; Z; F5 {$ A* V
谢谢。. D8 f) t6 n. y! i9 }. m+ _& h' W

作者: 留声而过    时间: 2017-9-12 05:37
很有参考价值
作者: huang8weijie    时间: 2018-2-5 14:12
666666




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2