EDA365电子工程师网

标题: JTAG接口的TCK为什么用阻容串联接地? [打印本页]

作者: zzzljb    时间: 2017-3-28 09:42
标题: JTAG接口的TCK为什么用阻容串联接地?
设计中用于烧录的JTAG链上串有1个TMS320和2个PSoC,JTAG的TCK同时接到了3个器件。如下图,JTAG的TCK为什么会用68欧姆加100pF串联接地呢?一般都是电阻直接对地了,不明白加电容的作用。谢谢2 ?% [" Z! n7 P5 z, x9 Y8 @/ h! `( J
" J5 N8 x9 \/ Q3 ]8 }: y8 {

$ U; l0 P/ o! J0 l0 S! X
作者: steven08    时间: 2017-3-28 10:37
68欧姆对交流信号就是负载了,为了阻抗匹配吧。
作者: WYL_GW    时间: 2017-3-28 11:30
一个TCK还需要这么复杂的处理吗,上拉下拉都行,就看你则怎么配,一般就是下拉
作者: zzzljb    时间: 2017-3-28 14:30
WYL_GW 发表于 2017-3-28 11:30& y2 s7 ^# Z" R. U7 f
一个TCK还需要这么复杂的处理吗,上拉下拉都行,就看你则怎么配,一般就是下拉

, B3 g" L& U" }' a5 a这是别人的参考线路,前后几版参考线路都是这样的,所以我才奇怪它到底是出于什么目的?
+ C5 ~" h2 D: N" e, |3 Q, m% }. L3 u6 ]  V6 r

作者: 风的缘故    时间: 2017-3-28 17:14
一般TCK下拉4.7K到地即可
作者: 风的缘故    时间: 2017-3-28 17:15
68欧姆加100pF串联接地,也可以理解为RC匹配。
作者: 渔樵江渚2015    时间: 2017-3-28 18:31
本帖最后由 渔樵江渚2015 于 2017-3-28 18:33 编辑
/ M; R0 p' l/ u3 i2 C& M7 X, d, o/ W3 O' U. D
毛忠宇版主在《华为研发14载》一书中提到这种电路“优点:直流功率损耗很低,可在分布负载及总线布线中使用”“缺点:RC电路的时间常数选择不好会导致电路存在反射,仅工作类似于时钟的周期性信号。”/ e2 u4 u7 {8 s
以上内容:4 Y8 ~9 G2 l2 W0 @. j) |- @; \% l
1 我加引号了,不能算我侵权。
: a6 M! C0 F0 \, c+ F2 没有广告嫌疑。
2 b. @4 G9 V& h) G% ]% C7 y
作者: zzzljb    时间: 2017-3-29 14:33
风的缘故 发表于 2017-3-28 17:15
* [7 e9 ]' U1 @68欧姆加100pF串联接地,也可以理解为RC匹配。

" C/ ]3 o( [& w( \. T谢谢,但是不明白这里为什么要加RC匹配,不匹配可能会出现什么问题。一般用于烧写的JTAG TCK直接1K或4.7K下拉就可以了。( e" v( h, }4 L  K( W; N. v$ B
3 A" |" E$ X" R3 h4 l- ^- g

作者: love_yu    时间: 2017-4-1 16:47
可以认为是时钟恢复,上电瞬间电容短路,稳定后断路




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2