EDA365电子工程师网

标题: Signal Group LPDDR2 DDR2 DDR3/3L Number of DDRDevices... [打印本页]

作者: fengyu6117    时间: 2016-8-31 14:30
标题: Signal Group LPDDR2 DDR2 DDR3/3L Number of DDRDevices...
本帖最后由 fengyu6117 于 2016-8-31 16:20 编辑
- u. d3 R  e4 @2 ]- h7 `! _; `, J3 N6 Z
如题:
2 P% C* J+ F; J& ~7 V. H目前规格书上写DDR3地址控制命令可以走T点和fly-by,但是clk规格书上要求DDR3只能走fly-by,
5 r! c4 m7 x9 Y问题:1.现在两片DDR3地址控制命令走的T点那clk走fly-by怎么和址控制命令等长,以第一片还是第二片DDR长度?
/ a1 C- Q/ w! U# g. o) z6 b1 Q          2.大家DDR3的clk有走过T点吗?
* W- @, j2 H; V! \Signal Group    LPDDR2           DDR2         DDR3/3L    Number of DDRDevices
5 @" @# d+ @6 W: j  Clock               T-branch        T-branch       Fly-by       2(片DDR)8 i0 H0 R( N4 g
Address,, e; r# w% L' A
Command,        T-branch          T-branch     Fly-by/T-branch  2(片DDR)
5 p/ }/ ~% J1 N4 F: g) SControl
, x$ y6 X; {9 M$ N  e
作者: zhuyt05    时间: 2016-8-31 14:36
DDR3 CLK可以走T点
作者: bieahoff    时间: 2016-8-31 15:45
规则应该保持一致
作者: fengyu6117    时间: 2016-8-31 16:00
本帖最后由 fengyu6117 于 2016-8-31 16:01 编辑
- D; q8 m5 D7 Q7 G# Z! G( D! a
zhuyt05 发表于 2016-8-31 14:36
- \0 A- v( V# A8 N) iDDR3 CLK可以走T点
- G: T: _: r, |/ `* X* U
& E: Q2 \7 f* _" M' I' `, R
Signal Group    LPDDR2           DDR2         DDR3/3L    Number of DDRDevices
) g, ~5 a- i8 [4 Q# r8 q2 K  Clock               T-branch        T-branch       Fly-by       2(片DDR)
5 L/ r- H9 v5 q  N$ j9 a$ F- PAddress,
4 N0 r. U. t4 L5 \8 W. X0 A! LCommand,        T-branch          T-branch     Fly-by/T-branch  2(片DDR)6 U+ O2 B9 s% X% [
Control
0 K1 M% [, f8 \5 e  P4 b7 N+ s( w无法截图上传只能COPY,如上写的两片或以上CLK只能Fly-by,但是Address,Command,Control可以走T-branch或 Fly-by      ( g  Z( }8 K6 K2 s- ^) K

# D( N- m- w/ c3 a: j! Q
作者: fengyu6117    时间: 2016-8-31 16:00
bieahoff 发表于 2016-8-31 15:45
& v! @& \* h+ \: `# U规则应该保持一致
) w9 G  O! @, Z+ ?/ v8 Q
什么意思?是说CLK也走T吗?
  j! J2 f8 r9 x$ l
作者: shanzikong    时间: 2016-8-31 16:06
Add/cmd/clk均可以走T-branch,实测可以工作
作者: fengyu6117    时间: 2016-8-31 16:13
shanzikong 发表于 2016-8-31 16:06
9 R7 k4 V6 R: j3 w, x- JAdd/cmd/clk均可以走T-branch,实测可以工作

9 L: {3 F4 b+ M' n* `& X" B; E; e
, K& H8 c5 p! P0 v$ V3 N7 `应该是可以,但是规格书上写不可以,关键走T能跑多少速度啊
+ G# C& I( v' Z2 i+ n6 Z
作者: zhuyt05    时间: 2016-8-31 16:48
给你 NXP 的设计,四片DDR3,T点设计,官方板子都出来了,可以运行的。
; \3 c, g( ]/ u* L SABRESDP_DESIGNFILES_revC5_10-15-2014.zip (11.45 MB, 下载次数: 138)
作者: zhuyt05    时间: 2016-8-31 16:49
是哪个厂家的DDR3 ?
作者: fengyu6117    时间: 2016-8-31 16:54
zhuyt05 发表于 2016-8-31 16:49
  u0 ]% `8 Q5 B& S是哪个厂家的DDR3 ?

5 u" N/ Z7 R) k/ H1 x! K多谢,是XILINX的PFGA,没DEMO,所以不敢乱搞,就是CLK这里,按照一定走FLY-BY的话,无法和T点的地址命令控制做等长。
' ~6 N+ t/ c1 y: b$ h4 ]& m以前做过T点是两个CLK,这次只有一个CLK.
0 U( c9 i5 d" d% m$ ]! s
作者: fengyu6117    时间: 2016-8-31 16:56
zhuyt05 发表于 2016-8-31 16:48, u5 V3 [" D- S2 ~! k
给你 NXP 的设计,四片DDR3,T点设计,官方板子都出来了,可以运行的。

% L2 t* l! Y3 j, j3 ^/ w* t) P8 H" P3 D
这个DEMO我有,现在就做imx6方案+FPGA,这个双 CLK8 E' ?! [+ ]8 B0 M' N8 L$ W& x- t

作者: isrca01    时间: 2016-9-1 13:20
地址控制和clk用同样的拓扑,改成T点也可以的
作者: AD9_PCB    时间: 2016-9-7 10:18
持续关注,OK之后,给我们参考学习下?还不会拉
作者: sam_gz    时间: 2016-9-16 11:01
这个还是按厂家的要求做比较好,人家列明CLK需要走fly-by呢,如果搞不清地址控制走T而CLK走fly-by的做法,感觉不如索性都走fly-by安全,但按道理厂家的规格书或者LAYOUT指引会给出详细要求的啊,不会只说走线拓扑的,是否还还有文档没拿到呢?
作者: longc51    时间: 2017-11-28 10:21

  F7 Y) V2 t" f. d% X7 ^5 g地址控制和clk用同样的拓扑,改成T点也可以的




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2