EDA365电子工程师网

标题: 编辑原始封装时发现其内层有2D线,选不中也删不掉,导致板子不能缩减层数,求大神支招 [打印本页]

作者: jingmuliu    时间: 2016-8-4 16:56
标题: 编辑原始封装时发现其内层有2D线,选不中也删不掉,导致板子不能缩减层数,求大神支招
1、在编辑原始板子封装时发现其内层有2D线,选不中也删不掉,导致板子不能缩减层数;+ W! s- V$ w# z: j' u
2、在图2中,R1封装实际只存在于TOP层,为何在这里也是影响缩减层的因素(由于缩减层报错的元器件较多,重新制作编辑所有元件封装太耗时,故求论坛各位大神求解)
  x+ {5 x; t1 z2 Q! h8 D. r3、上传PCB附件(pads9.5版本)中两元件就是从原始板中ECO模式下拷出,但就是不能缩减层数 ; Q( w6 }" a5 a

1.png (27.39 KB, 下载次数: 2)

1.png

2.png (20.49 KB, 下载次数: 0)

2.png

L6_L4.rar

30.88 KB, 下载次数: 17, 下载积分: 威望 -5


作者: jingmuliu    时间: 2016-8-4 16:58
说明:R1元件 keepout只存在TOP层中
作者: nnew    时间: 2016-8-5 13:17
有鎖住嗎?
作者: 苏鲁锭    时间: 2016-8-5 13:50
进入连接器的库,编辑封装状态,全选,然后把选中的内容拷贝,建一个新的连接器。这样那条选不中的2D线就被甩掉了。之后就可以减层了,电阻没发现报错。
作者: jingmuliu    时间: 2016-8-5 14:48
苏鲁锭 发表于 2016-8-5 13:50
9 g; \& k0 ]( Z4 I进入连接器的库,编辑封装状态,全选,然后把选中的内容拷贝,建一个新的连接器。这样那条选不中的2D线就被 ...
1 j1 q+ ^2 R, L2 K
新建时,发现要拷贝过来还得把板子的层数设置成与原始板子层数一样才可以,更换封装后电阻确实没报错了,不过个人还是想知道具体原因(即为何明明能看到的2D选不中,也删不掉,好像之前也有遇到过类似情况,难道是软件的bug, 最关键是我还不知道这种情况是怎么搞出来的,),
6 C& h) O+ D. t# d+ e8 S, F
作者: jingmuliu    时间: 2016-8-5 14:49
nnew 发表于 2016-8-5 13:17
* x+ X/ p5 ]  q, c4 }. E4 r有鎖住嗎?

9 ~( E$ l, I% m0 G8 D没有锁住,有时间可以下附件看下哦: ?$ ^( B6 Q: g0 c

作者: viviwhinny    时间: 2016-8-5 15:54
右键选择器那里的层有没有勾上?
作者: yangyuan    时间: 2016-8-5 16:28
求高手解答
作者: jingmuliu    时间: 2016-8-5 17:15
viviwhinny 发表于 2016-8-5 15:543 k7 m+ N/ w) g; I
右键选择器那里的层有没有勾上?
4 @' f$ P& E6 u7 M! ^
这个元件是直接从一个量产板子里边拷过来的,看了下层也都是勾选状态的
1 R1 E1 i% r; L3 r+ H2 [. E+ s2 N7 [
作者: th2010-gc01    时间: 2016-8-9 17:10
这元件有可能是其它软件制作导进来的!
作者: 2009zhaoqf    时间: 2016-11-3 14:44





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2