EDA365电子工程师网

标题: 插件pin内层不避让,求解 [打印本页]

作者: fengyelyl    时间: 2016-5-23 09:12
标题: 插件pin内层不避让,求解
四层板,有一个插件的其中两个pin脚,TOP和BOT会和周边的GND网络避让,但是GND和VCC层不会避让,求大神指点是什么原因?- k& ]& A7 p6 n% Y* L" u

GND.png (18 KB, 下载次数: 0)

GND层

GND层

TOP.png (16.21 KB, 下载次数: 0)

TOP层

TOP层

作者: fengyelyl    时间: 2016-5-23 09:14
求大神指点,感谢
作者: kinglangji    时间: 2016-5-23 09:41
看下规则设置是不是内层设的小啊
作者: 晨曦映玉    时间: 2016-5-23 09:42
你看下这个盘是不是没设置ANTIPAD
作者: amily_xiang    时间: 2016-5-23 10:03
内层的antipad有设吗
作者: fengyelyl    时间: 2016-5-23 10:19
Antipad有设置,内层是正片,而且这两个pin脚也没有设置什么特殊的规则!

PAD.png (130.27 KB, 下载次数: 0)

PAD.png

作者: fengyelyl    时间: 2016-5-23 10:25
amily_xiang 发表于 2016-5-23 10:03
- q! I' D) }" }6 w* G( g内层的antipad有设吗

" j6 a- r+ q5 |* \# |有设置,但是我内层都是正片,不是负片
作者: fengyelyl    时间: 2016-5-23 10:27
kinglangji 发表于 2016-5-23 09:41
4 f, m4 s$ g2 f( Q; u看下规则设置是不是内层设的小啊
7 E9 u( T8 d& L0 E" I- A
内层没有设置小啊,你看我发的图,这个器件的另外一个pin都是有避让的,就这两个pin不避让,好奇怪
作者: kinglangji    时间: 2016-5-23 10:46
fengyelyl 发表于 2016-5-23 10:27
5 V1 H8 S0 d) {8 ^4 g( x: D内层没有设置小啊,你看我发的图,这个器件的另外一个pin都是有避让的,就这两个pin不避让,好奇怪
8 S6 L) P: K9 ?0 y) k/ _- K
那看看是不是设置class to class或者针对net单独设置了...5 D! y& S! G8 C2 l  y
- _/ h' |) M4 h$ l8 X9 k
. ?8 x0 I6 Z; A, ~! V8 o  \4 V3 u

作者: menghunabc    时间: 2016-5-23 11:02
在shape全局变量里面Clear里面的over size 改为0.0001就好了
作者: TobyTao_Zhang    时间: 2016-5-23 12:31
学习了。。
作者: fengyelyl    时间: 2016-5-24 10:15
已解决,感谢各位热心帮助!
作者: fengyelyl    时间: 2016-5-24 10:15
已解决,感谢各位热心帮助!
作者: fengyelyl    时间: 2016-5-24 10:16
已解决,感谢各位热心帮助!
作者: 蓝色的天口    时间: 2016-5-24 13:32
学习了
作者: maomaoyu0221    时间: 2016-5-28 10:40
ANTIPAD小了吧?
作者: 说书人    时间: 2016-5-29 11:31
看下规则设置是不是内层设的小啊




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2