EDA365电子工程师网

标题: 如何在项目实施中进行有效和可行的SI分析和设计,敬请发表看法。。。 [打印本页]

作者: xegl    时间: 2008-10-23 17:25
标题: 如何在项目实施中进行有效和可行的SI分析和设计,敬请发表看法。。。
在项目开发中经常发现SI的工作很难有效开展,比如按SI设计中对布线长度的要求一个经验法则是布线长度的延时不能超过上升沿的20%,一个1ns的上升沿允许最大走线长度约是1inch、即25.4mm,照这样实际布线基本都大于这个长度,那就是会有SI问题,都加端接很不现实,如总线,如何判定和权衡?诸如此类的问题还很多,敬请大家发表看法,另外想知道大家是如何开展SI工作的,就是SI工作的流程,谢谢!
作者: forevercgh    时间: 2008-10-24 09:19
考虑一下基本的SI的问题有哪些:串扰,反射,时序。。。9 [, X1 H! P" k  o  A
串扰和反射/ `4 J! d: ^- w. U6 S
考虑接口电平标准,避免信号的下冲调入不确定区,造成误触发。
$ R- f$ ^, y, e# v' Z2 g; D考虑IC接口所能容忍的最大最小电压,降低过冲的影响
/ M1 h  J5 V: d( N, R0 g时序! R. U/ X+ A5 l! s! J
考虑板级走线延时,结合IC在test load情况下的timing参数,进行延时预算,当然,串扰和反射也会影响到板级走线延时的分析
- `! A  q2 D% J; \% e4 w
+ h/ d- \1 F. t而且这些分析有一个默认的前提就是,我们的电源平面是理想的,没有电源跌落或地弹噪声的存在,但事实上,这不是真实情况。糟糕的PDS会使得对于SI的分析变得更加复杂。
* N" j: \/ X2 Z
4 S  L; p3 T' C$ t" [4 L+ q严格的将,还要考虑EMI,EMC的问题。。。。。。。。。。。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2