EDA365电子工程师网

标题: siwave中的pin [打印本页]

作者: l888888h    时间: 2016-2-24 16:29
标题: siwave中的pin
做一个对比仿真的study,手动在siwave内画了简单的几条线,整个板子没有器件(当然也就没有pin了)
4 w4 T- `2 k; W9 p" t/ X* Z6 P- v5 \但是像tdrwizard,signal net analyzer这样的分析却一定要pin
+ \* m- J  c, O这要怎么破?; A: ^" v' E4 ]

作者: cousins    时间: 2016-2-24 16:48
下via,修改properties,定义成单独的pin就可以。! w! h4 V* D4 e& d' W
此via的padstacks定义成单面的焊盘即可。
2 O  T1 r% |/ t/ o& W' q* [7 I4 H1 H* L; H$ i5 [' j

作者: cousins    时间: 2016-2-24 16:48
下via,修改properties,定义成单独的pin就可以。. p" g( p) T. x, z. [5 I
此via的padstacks定义成单面的焊盘即可。
" Z6 M/ l9 G7 Y# ]7 }; D1 H
& n" Q% K* n2 Y# S; g/ X
作者: l888888h    时间: 2016-2-24 17:37
cousins 发表于 2016-2-24 16:48+ A) C- q( M4 }! \
下via,修改properties,定义成单独的pin就可以。) k/ L3 I. h( p6 I  d
此via的padstacks定义成单面的焊盘即可。

$ j6 p2 C; e$ ]( j! W3 ~; x谢谢cousins版主 + ?7 X  E6 t+ V  ~1 u$ V0 e

  S" @( o8 |4 g另外,关于pin的类型,die类型的pin是连接到硅片上的,bga类的pin是连接到pcb上的,可以这样理解吗?  O1 M" |: y- x1 L2 x

作者: cousins    时间: 2016-2-25 08:07
是的
作者: l888888h    时间: 2016-2-25 11:06

! e: e3 S  T8 mthx
作者: HolmesChang    时间: 2016-4-4 21:45
请问我先画了Trace,然后再下Via,将Via改成Pin。这样可以做Single Net Analysis,但是仍然无法使用TDR,他还是显示这个Net没有两个Pin。请问这个问题怎么解决呢?
作者: cousins    时间: 2016-4-5 08:46
HolmesChang 发表于 2016-4-4 21:45
' n% o* i( {+ l( e% I请问我先画了Trace,然后再下Via,将Via改成Pin。这样可以做Single Net Analysis,但是仍然无法使用TDR,他 ...
% s0 k# }' Y% j
那就两个via,做两个pin
+ F, J+ H/ Z, e/ ]' m0 o0 z
作者: HolmesChang    时间: 2016-4-7 00:31
我有做两个Via,设定成两个Pin,但是TDR没办法跑,不知道是什么问题。 SIwave 4.0好像也不用特别设定Pin,画好传输线就可以跑TDR了
作者: cousins    时间: 2016-4-7 06:41
HolmesChang 发表于 2016-4-7 00:31
7 z6 Z, D, q8 Y( A2 u' `" _我有做两个Via,设定成两个Pin,但是TDR没办法跑,不知道是什么问题。 SIwave 4.0好像也不用特别设定Pin, ...
4 h9 H4 d" S8 R# ?: M. h4 I5 Y+ S3 ?/ O
一个pin为激励,一个pin做terminal才能分析。
) P4 U9 i" k: g顺便说一下,新版做不了TDT有点渣渣。
$ s9 K; S- L' `9 h2 l% e2 z2 J: r/ y- s+ q





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2