EDA365电子工程师网

标题: 创建差分对的疑惑 [打印本页]

作者: linyuanfei    时间: 2016-1-26 09:34
标题: 创建差分对的疑惑
本帖最后由 linyuanfei 于 2016-1-26 09:37 编辑
6 y' B0 r# h: [5 W) `
8 O1 v; o! m! [0 m: f) m, d5 J) gallegro 16.3
2 ~( J/ D; ~% T- z9 x% u创建差分对时,看到electrical 和physical均有差分对创建和赋予约束的功能,这两者有什么区别?哪一种是正确的做法,麻烦大神讲解一下!谢谢$ g2 `% O3 v4 t* H5 u2 F6 H
同时请教一下,我的差分对时CAN总线,看了些资料说,线间距和线宽要根据阻抗来设置,具体是怎么操作的?如何计算阻抗呢?希望有经验的前辈能指点一下,思路或者是具体完成CAN总线差分布线的步骤!谢谢各位了, b3 _. z- Y9 m" u4 ]2 I. R

作者: chrysalis    时间: 2016-1-26 09:44
都可以设置,electrical的优先级更高。
  P5 U- C8 f& P! M& K计算阻抗可以用si9000,适应叠层、铜厚来选择合适的线宽、包地距离。
作者: linyuanfei    时间: 2016-1-26 09:58
chrysalis 发表于 2016-1-26 09:44, c5 q' I" `2 L) A3 L5 F* R
都可以设置,electrical的优先级更高。
2 |2 t" @' g9 V4 g2 h8 W+ B+ S9 i计算阻抗可以用si9000,适应叠层、铜厚来选择合适的线宽、包地距离 ...

' u2 w% h# n  [' |谢谢,CAN总线的终端匹配电阻时120欧姆,是不是阻抗设计目标就是120欧姆呢?板件是四层板件,1-信号,2-地,3-电源,4-信号!不知道应该怎么样控制阻抗,能具体指导一下吗?9 A$ f0 |% M$ e7 j0 u

作者: chrysalis    时间: 2016-1-26 10:12
linyuanfei 发表于 2016-1-26 09:58* f9 J& `  ]2 G, r" E% [
谢谢,CAN总线的终端匹配电阻时120欧姆,是不是阻抗设计目标就是120欧姆呢?板件是四层板件,1-信号,2- ...
; G4 C7 T9 c6 [" w; y  |
CAN总线的协议里面会要求阻抗匹配的值吧。% s$ Y- G4 ]6 ~, ]5 X% m9 }
阻抗计算你直接去找一个叫si9000的软件来做就行了,各层基材的厚度以及铜的厚度会对阻抗有影响。6 F, {0 _- Y5 R  O2 C

作者: linyuanfei    时间: 2016-1-26 10:46
chrysalis 发表于 2016-1-26 10:125 _+ D& ?$ Z4 }  R  k7 z; y
CAN总线的协议里面会要求阻抗匹配的值吧。
) H, c) ~& q6 r4 U/ \阻抗计算你直接去找一个叫si9000的软件来做就行了,各层基材 ...
$ o" g& O3 E0 t9 P
好的,谢谢
5 n8 a- T* \3 m6 C
作者: 阿斯兰    时间: 2016-1-26 11:23
linyuanfei 发表于 2016-1-26 09:586 R# s( B5 R5 ^' o3 n
谢谢,CAN总线的终端匹配电阻时120欧姆,是不是阻抗设计目标就是120欧姆呢?板件是四层板件,1-信号,2- ...

9 |% U9 a8 z( S2 `) Q+ D阻抗控制你完全可以交给板厂
# o6 T. J) |8 X. H) W
作者: linyuanfei    时间: 2016-1-26 16:13
阿斯兰 发表于 2016-1-26 11:23# f' U7 y. f7 o3 _$ H# E: \# K
阻抗控制你完全可以交给板厂

$ B* O0 b# Z. q+ qPCB设计不用做任何考虑吗?
, O4 j" P* t" X) `. X& I" U/ F
作者: 阿斯兰    时间: 2016-1-26 16:39
linyuanfei 发表于 2016-1-26 16:13
6 I/ e! P5 V( b& F3 [/ oPCB设计不用做任何考虑吗?
0 D7 c" y% g/ p
如果板厂能控制,就可以完全交给板厂最好自己在投板前自己估算一个值,使板厂在理论上能够做出来" l$ A0 j$ y5 z6 S# h1 b

作者: 12345liyunyun    时间: 2016-1-26 17:38
si9000
作者: linyuanfei    时间: 2016-1-26 17:48
12345liyunyun 发表于 2016-1-26 17:38( l5 p$ p0 W1 I+ X3 n: ^
si9000
2 O9 d3 K0 f: _8 w; f. Z; S: D
能指导一下用该软件如何设计吗?最终的目的是设计出线宽和线间距?一头雾水,没做过阻抗匹配的板子(以前都是简单的)
4 V0 `1 W# A! u7 y
作者: 12345liyunyun    时间: 2016-1-26 18:18
12345liyunyun 发表于 2016-1-26 17:389 \) m7 p% f5 }* \+ ^
si9000
& O) Z$ Z  A( ], A' y# ]. H- _
网上有教程,只要就是选择模型,一般自己做的也就是个参考值,保证理论上能做出来,对板场来说,你做的根本没有,最简单的方法,你可以先向板场要个模板,按照他的要求去设置线宽
* H  [$ z8 r+ \5 v1 ]
作者: lxh19861215    时间: 2016-1-28 16:43
CAN总线的阻抗一般设计成100欧姆,然后线宽线距可以根据板厂提供的叠层结构来设置就好。
作者: linyuanfei    时间: 2016-1-28 23:21
lxh19861215 发表于 2016-1-28 16:43
. o5 [6 u: r# G9 e+ C, w9 B* cCAN总线的阻抗一般设计成100欧姆,然后线宽线距可以根据板厂提供的叠层结构来设置就好。

# A. e/ M- n7 i( i: n谢谢指点!看了些帖子和资料大概知道了,通常单端阻抗50欧姆,差分走线100欧姆。还有个疑问,还望您能指点一下:如果进行了阻抗设计,即按照板厂给出的线宽和线距走线,驱动输出还需要串联22欧姆或30欧姆的电阻吗?经常看到一些总线串联小于50欧姆的电阻,进行阻抗匹配,防止信号反射。是不是因为布线时没有按照板厂给出的线宽来走线(板厂给出的线宽可能比较宽),实际走线时,线宽小于阻抗设计的线宽值,所以串接一个电阻进行阻抗匹配,也不知道我理解的对不对!
" o% A1 i, P4 F! D/ u2 B; L# p
9 T* O+ _+ |) Q- C
; F  S6 Z* k3 W0 }: Z* D* Q
作者: lxh19861215    时间: 2016-1-29 10:25
兄弟,指点谈不上,据我所知,串接匹配电阻一般是有参考设计的,作用就如你所说的进行阻抗匹配,防止信号反射。但它和差分走线的线宽线距没有直接的关系。个人见解,仅供参考!
作者: linyuanfei    时间: 2016-1-29 12:29
lxh19861215 发表于 2016-1-29 10:25
) ?8 V8 \7 v- L; j兄弟,指点谈不上,据我所知,串接匹配电阻一般是有参考设计的,作用就如你所说的进行阻抗匹配,防止信号反 ...

1 Y2 n2 J9 L. R1 q/ z是的,我搞混了!谢谢
/ [) V# Q  |1 b! d  ]' w" Z/ s/ n7 f6 b( J





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2