EDA365电子工程师网

标题: 一篇不错的应用文章-高速ADC的电源设计 [打印本页]

作者: longsoncd    时间: 2015-11-17 11:07
标题: 一篇不错的应用文章-高速ADC的电源设计
已看过,觉得写的不错。# _* ?+ t: N5 O% [2 o6 p
做高精度AD系统的py,可以fyi:& t; u4 T% V" E6 w
MS-2210_cn.pdf (533.38 KB, 下载次数: 98) 1 i1 ~0 n; D1 S( K
( G3 S, _9 j* `% \9 H6 S% q, @* L

! z, X; J5 d! {( ?1 ]( R
; n0 {( v/ f* E6 L, u; |9 d3 ^) v, V  n( h
longsoncd3 R8 y  Y0 x+ \

作者: longsoncd    时间: 2015-11-17 11:15
结论:
- M3 v( Q  P# m9 [因此,作为ADC的用) k; ]" s5 }' B3 _1 k* M6 D- ?/ G
户,设计人员必须在电源设计和布局布线阶段就做好积极7 B" N+ C1 r5 `" F1 Z% }
应对。下面是一些有用的提示,可帮助设计人员最大程度4 Q! V1 w) x" t9 H! b) R' s
地提高PCB对电源变化的抗扰度:
& a4 A# r! S8 ]2 z• 对到达系统板的所有电源轨和总线电压去耦。
* A" z3 g" W: c- Q* E7 e# S5 a• 记住:每增加一级增益就会每10倍频程增加大约20 dB。
  f% [' o, v! h' R# X• 如果电源引线较长并为特定IC、器件和/或区域供电,
, `9 {' p0 g- l/ Q8 g9 w则应再次去耦。4 l6 {5 V: C! t$ b
• 对高频和低频都要去耦。
6 B1 ~0 w' s& o& B9 W• 去耦电容接地前的电源入口点常常使用串联铁氧体磁0 e. N: W* G" K) v8 @! U' M
珠。对进入系统板的每个电源电压都要这样做,无论它
5 z6 \( w9 q7 y5 G' B0 U" N# m; U是来自LDO还是来自开关调节器。
- J6 t) f" v# h- L' o& k. R• 对于加入的电容,应使用紧密叠置的电源和接地层(间& d' H9 H. R; H# P/ S) C
距≤4密尔),从而使PCB设计本身具备高频去耦能力。% ~* @4 ~$ l; L/ D3 V; w) L
• 同任何良好的电路板布局一样,电源应远离敏感的模拟8 ]4 ~' n4 T$ T' Y+ s. J3 u3 Y: |
电路,如ADC的前端级和时钟电路等。3 E6 p% _, m2 f( n9 \
• 良好的电路分割至关重要,可以将一些元件放在PCB的
0 g+ _# b0 e; ]% P! }背面以增强隔离。
" @; l: X( h! @/ q$ G" n  A; y) z' S• 注意接地返回路径,特别是数字侧,确保数字瞬变不会$ m" _. u: e7 W8 w7 R
返回到电路板的模拟部分。某些情况下,分离接地层也
% g$ K6 c' }1 y, q# T  g1 m, c/ N7 k可能有用。
1 P4 u, E* T- w% ~• 将模拟和数字参考元件保持在各自的层面上。这一常规9 l. _" \+ S# f4 W
做法可增强对噪声和耦合交互作用的隔离。! {6 I/ U/ v: o5 U; G9 W
• 遵循IC制造商的建议;如果应用笔记或数据手册没有直接
: v- I" X/ A/ y* s  G5 h+ [$ w说明,则应研究评估板。这些都是非常好的起步工具。
作者: duxiongguang    时间: 2015-12-10 09:55
支持,感谢分享
作者: 风影楼    时间: 2015-12-12 23:51
谢谢楼主
作者: 土豆水煮鱼    时间: 2015-12-15 09:42
支持一下,谢谢分享。
作者: jjh4724136    时间: 2016-1-10 16:05
感谢分享!值得学习。




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2