EDA365电子工程师网

标题: PCIE 插卡使用本地时钟是否可行 [打印本页]

作者: zlpkcnm    时间: 2015-10-9 17:35
标题: PCIE 插卡使用本地时钟是否可行
如题  C0 N  J" F  d5 T, u- f! \
在制作PCIE插卡时候,卡上是否可以不使用从CONNETOR上过来的100M参考时钟,而在板卡上使用时钟发生器产生100MHZ的HSCL时钟给PCIE设备使用?之前同事在前单位做服务器有这么设计过,只是没验证。现在我也这么设计,遇到问题了
# l7 Y  ~" M+ V7 Y( `, I, J: B- `" u! }% p0 _% I
- @4 c$ V2 B1 l) c/ Y, R

5 A1 P, @. q% S( M8 k% ?我在PCIE协议上看了是可以这么做。但我用龙芯2H的CPU这么使用不行(找不到PCIE设备),用CPU自带的100MHZ时钟可以(能找到PCIE设备)。
, |3 o% ], h' H9 N; e0 y: b- {8 z3 L7 e) u1 d

4 x4 O1 `* d5 M! r所以我现在不清楚是龙芯平台的问题,还是这么设计不合理
" p. l' L# t$ g' c1 X2 L3 F, x0 D) K' c% ~7 \9 F
/ Z0 n. C% y% d9 ?3 f! e
求大侠指点了
7 x. E0 T. F' j) s- B9 k+ E  B9 V- _! b6 T. q4 V4 h

% ~7 i* s* W/ f' `5 ?
作者: 菩提老树    时间: 2015-10-9 17:50
是可以的,有可能是你的时钟本身有问题,自己查看下!
作者: kevin890505    时间: 2015-10-9 22:35
用法没问题的,两种都用过
5 S" Q  b0 p- X! {2 I) l1,看下时钟质量,虽然是时钟发生器,但匹配,走线,阻抗有问题的话,同样会导致时钟不达标,我遇到过。
1 I% I" V4 ^1 J( a2,看下PCIE卡寄存器配置的common 时钟源寄存器配置是否OK
/ w) D3 E6 j2 P* V) [貌似一般都是时钟原因,寄存器默认配置一般都是异步
作者: 中臣    时间: 2015-10-10 08:30
第一次看到搞 龍心的 ,
作者: streetflower    时间: 2015-10-10 08:57
传说中的龙芯
作者: superhardware    时间: 2015-10-10 09:06
提示: 作者被禁止或删除 内容自动屏蔽
作者: zlpkcnm    时间: 2015-10-10 09:25
菩提老树 发表于 2015-10-9 17:50
1 T/ ?  t' j- k3 r. m' {4 X是可以的,有可能是你的时钟本身有问题,自己查看下!

8 F% T6 \, ^2 X! a) I本地时钟我是用IDT的时钟发生器产生的,标准的HSCL 时钟
7 i$ j) r6 @9 N- _  e
作者: zlpkcnm    时间: 2015-10-10 09:30
kevin890505 发表于 2015-10-9 22:35
0 U4 n# d& o1 I; `  h: H) i用法没问题的,两种都用过- z# x6 S0 P+ b, ~3 ]: f1 t0 f/ Y
1,看下时钟质量,虽然是时钟发生器,但匹配,走线,阻抗有问题的话,同样会导 ...

* O2 R! W) `/ r/ f2 e8 l: v" M时钟走线,阻抗我已经检查过没问题(已经飞线验证了走线阻抗没问题),时钟发生器我也检查了配置,示波器也量过波形,没发现异常
1 v" r. B) ?1 h- ^' n3 V
作者: 菩提老树    时间: 2015-10-10 10:38
zlpkcnm 发表于 2015-10-10 09:25
( ^+ w! t/ Y4 M3 Y4 E本地时钟我是用IDT的时钟发生器产生的,标准的HSCL 时钟

: ?$ e. d7 |- F( r# P那就去别的MB上看看你的PCIE card是否有问题。个人建议还是先确定你的clk没有任何问题,包括 waveform、jitter、risetime等等
作者: bluskly    时间: 2015-10-10 10:51
把PCIE卡插到因特尔CPU的MB上测试一下吧?其实PCIE不能link的问题还是比较复杂的。对于很多母板来说,他的PCIE检测是很快的,这时候你可能PCIE子卡根本没有起来,这时候是不能link上的。我们做的PCIE的设备,都是PCIE起来以后,让母板reset一下。重新做PCIE的检测。 你可以往这方面看看,还有就是PCIE的协议等等了。时钟的话,只要电平和频率一致,应该是OK的。
作者: zlpkcnm    时间: 2015-10-10 11:04
菩提老树 发表于 2015-10-10 10:386 p+ H% E  |. d4 U5 c6 U
那就去别的MB上看看你的PCIE card是否有问题。个人建议还是先确定你的clk没有任何问题,包括 waveform、j ...

# u! [: e- F. b恩只能先这样了2 @! g& l; G7 f2 I' Q+ N" N

作者: zlpkcnm    时间: 2015-10-10 11:05
bluskly 发表于 2015-10-10 10:514 S& |& p8 T$ }+ n3 }) F& ^
把PCIE卡插到因特尔CPU的MB上测试一下吧?其实PCIE不能link的问题还是比较复杂的。对于很多母板来说,他的P ...
% Z! [# L4 X: x1 G
恩只能先这样了
: d* Z8 n5 h/ M) D2 Y: v
9 x/ }& Q$ g: K* A. h6 P做了多年的PCIE。用Intel的一直都很顺利,一到国产的CPU,感觉难了2 B7 R$ Z* F) [

作者: zlpkcnm    时间: 2015-10-10 11:08
bluskly 发表于 2015-10-10 10:513 `0 }$ k- C0 S1 D  ]* F) I
把PCIE卡插到因特尔CPU的MB上测试一下吧?其实PCIE不能link的问题还是比较复杂的。对于很多母板来说,他的P ...
2 P8 |/ O" g! c
卡都是和主板一起起电,主板平台复位一起复位的,这个复位应该不是问题
3 Y9 H) h( g& j. Z" E2 v
作者: bluskly    时间: 2015-10-10 14:27
zlpkcnm 发表于 2015-10-10 11:052 T. M; S# q" r$ _' t
恩只能先这样了7 [8 e  k5 C6 y5 ?; D" x  a

0 P: P+ t' _7 L  T做了多年的PCIE。用Intel的一直都很顺利,一到国产的CPU,感觉难了
# ?/ a  A; u$ F# p# k
你用过飞腾CPU FT1000 或者FT1500A就知道了~
' b: }. R: H- G8 [/ N
作者: ajingge    时间: 2015-10-12 11:35
会不会两个时钟相差太大,或者有的有SSC有的没有。。。
作者: 大贺    时间: 2015-10-12 13:31
zlpkcnm 发表于 2015-10-10 11:05# i, ^+ E: Z: y4 g" ^. z. q: H
恩只能先这样了
9 U- q* V" A  Y* i  ]0 R. [- z$ S* `6 C' I# z5 `
做了多年的PCIE。用Intel的一直都很顺利,一到国产的CPU,感觉难了
# o& ?2 _+ S$ H5 S
你看看你那龙芯2H  PCIE  时钟信号电路。是否有一个电压偏置。1 b5 t2 e: z; x: T, w

作者: zlpkcnm    时间: 2015-10-13 08:33
大贺 发表于 2015-10-12 13:31
5 i+ H3 t( F; v7 X你看看你那龙芯2H  PCIE  时钟信号电路。是否有一个电压偏置。
# z4 G7 b/ g7 v6 w4 O4 S
匹配电阻已经是有的,公版一致。
, `9 ~) I* R  d. P) w9 |7 {5 U& S3 f  x
PCIE是AC耦合的,两个设备之间即使电压偏置有差异,也没有关系的。) _/ j' B3 b4 ~! P

作者: zlpkcnm    时间: 2015-10-13 08:35
bluskly 发表于 2015-10-10 14:27
+ l6 x9 Q3 W0 r- w; S) K( ~5 Y你用过飞腾CPU FT1000 或者FT1500A就知道了~
" q! `7 D/ w# f2 E* P3 G
飞腾的已经可想而知了~~~
% F) h! r. B+ h. y) h; d+ q
作者: 风过了无痕    时间: 2015-10-15 09:56
软件加个link前加个延时等卡起来8 l" N2 C: K3 ~' [

作者: ykwym    时间: 2015-10-19 21:45
异步时钟模式要求2遍都是非ssc时钟的并且有时钟600ppm的要求
作者: zlpkcnm    时间: 2015-10-20 08:45
ykwym 发表于 2015-10-19 21:45" Y: P9 ]% @( N1 c4 q: J5 V) R
异步时钟模式要求2遍都是非ssc时钟的并且有时钟600ppm的要求

6 [7 b* N4 @/ m是的 这个我知道。
3 U6 J2 H$ j- Q6 w% Z  i5 h/ A/ ]) ]$ j* W
我的这个时钟用在另外一个PCIE设备上面是可以的
) C5 H7 L9 a" b4 t+ w
作者: 阿笨    时间: 2015-10-21 12:56
本帖最后由 阿笨 于 2015-10-21 13:00 编辑 4 f* h& N' p/ l: s" ?1 M7 U* l
1 v: |* F# n0 B! n+ S4 {6 v
对于PCIE来说独立时钟架构是可以的,但是它不仅仅对SSC和时钟本身有要求,还和芯片自身的CDR能力有关,独立时钟架构的CDR能力要比共同时钟CDR的能力要求更高。要是龙芯serdes的CDR能力比较弱或者主板的时钟不太好的话是有可能造成恢复出来的时钟有问题。建议如果芯片有管脚用来输出恢复时钟的话可以用示波器抓下波形看看,以前也碰到过类似的问题。
作者: zlpkcnm    时间: 2015-10-29 09:15
阿笨 发表于 2015-10-21 12:56
  n' f3 W2 {1 L" i3 G对于PCIE来说独立时钟架构是可以的,但是它不仅仅对SSC和时钟本身有要求,还和芯片自身的CDR能力有关,独立 ...
; [4 X6 S, |6 C$ _+ f( e
好的     THANKS  VERY  MUCH~!
' q- w/ N% F" o1 T+ d1 N7 R- B, y. N
5 i5 n; |( D0 Y7 J  M0 |% I2 e
这个 我想与CPU和device都可能有关系。目前同一颗CPU,也是龙芯的。使用龙芯cpu参考设计的时钟送个TSI721,无法识别该设备。使用本地时钟,可以识别。时钟和之前网卡的设计是一样的。
% z- I( Q2 U6 H# ~0 i然而我将龙芯公版的设计改了,使用CPU送出时钟(但是与参考设计差很多),现在TSI721也可以识别了。  
/ ~/ P8 ?! S/ ~0 h  D) i! ~+ d: B- a
此现象和层主描述的原因比较符合* j% H* o, e6 i/ T7 t/ F' C3 q

作者: ykwym    时间: 2015-11-18 09:47
本帖最后由 ykwym 于 2015-11-18 09:49 编辑 3 [1 i: F3 X2 F: C* H' X# ^
zlpkcnm 发表于 2015-10-29 09:156 ^' b6 y% S& p7 ^( R7 I  A
好的     THANKS  VERY  MUCH~!
7 L/ |" y* l& x$ ]  ]2 Y' g) p
你cpu的pcie时钟是外部进去的还是芯片内部产生的,pcie目前只支持2种链接方式:
% {; |. d& M/ ^0 p/ T' U" }9 o1,在开ssc的时候只能是同源时钟,当然对ssc是有要求的,具体的请参考图片。1 f# Z: A1 m% `( B0 W
2,在非同源时钟的时候只能用非SSC的时钟。
8 S- S( a$ D% X5 l* N7 c2 e; @1 T% i5 v; [; \. j  c
当然第二点在pcie3.0有带SRIS功能的话是可以支持SSC时钟的。
( i+ l. A6 z' ?) }
1 F7 d: c, D  g+ `' u' b0 y
5 G- q9 O) }4 b, `0 d, R

ssc.png (6.93 KB, 下载次数: 82)

ssc.png





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2