EDA365电子工程师网

标题: 为何想动态铜皮不能自动避让outline? [打印本页]

作者: mengzhuhao    时间: 2015-9-28 23:55
标题: 为何想动态铜皮不能自动避让outline?
为何不能自动集中在outline区域内部 1 |# u2 Q3 S8 ?( y& m9 e
' h# n1 h. j+ \
编辑shpe的时候都可以直接拉到outline之外?0 ~, x  Z- n/ }( J( A

作者: mengzhuhao    时间: 2015-9-29 00:02
感觉有点过于随意 不像pads铜皮灌铜都自动在outline之内
作者: chrysalis    时间: 2015-9-29 08:11
route keepin
作者: 波心荡    时间: 2015-9-29 08:22
z-copy outline到route keepin
作者: mengzhuhao    时间: 2015-9-29 08:27
波心荡 发表于 2015-9-29 08:22) R  {9 Q9 L2 s# R9 A4 g1 b
z-copy outline到route keepin
6 X/ ~6 ?: R. l: T/ K
我设置route keepin的z-copy到outline里面
: Z6 |! G, |3 O6 t7 E4 C$ L1 U$ W8 W4 }1 {: C8 J: m
而且shape已经拉出route keepin 也是这样的德行
1 k0 m! ^' s5 ?
作者: 波心荡    时间: 2015-9-29 08:33
mengzhuhao 发表于 2015-9-29 08:27, B8 l9 k; g) {+ D) J, E
我设置route keepin的z-copy到outline里面' @: {$ v# k' o
1 i# j( C/ U  ^8 f$ }! `
而且shape已经拉出route keepin 也是这样的德行

% I! S, b5 `+ L' q4 c$ U3 A5 A6 Mshape必须是动态铜皮
0 q7 q$ n, [4 i5 h& [" g
作者: mengzhuhao    时间: 2015-9-29 08:35
波心荡 发表于 2015-9-29 08:33
% I+ _% \! E' Q& y6 tshape必须是动态铜皮

1 z1 B' n; q- Gshpe默认选择的就是动态铜皮 不知道为何不会自动避让+ `3 w4 X3 s; p

作者: kinglangji    时间: 2015-9-29 08:40
这个在user P里面有一个选项的,动态可以自动在keepin内.
. U  q* K4 s0 [shape-noclip-rki
作者: martin221    时间: 2015-9-29 08:41
因为你没有设置一个route keepin 区域啊,所以铺铜就没有一个参考区域了啊
作者: fh3953    时间: 2015-9-29 09:27
看看你的route keepin是ALL还是某一层的route keepin
5 Z& j0 G5 ?% w( o$ c% a0 l这种情况有可能是只画了某一层的route keepin然后在别的层铺铜
作者: whq001    时间: 2015-9-29 09:27
route keepin
作者: 飞扬PCB    时间: 2015-9-29 12:16
后续修铜是可以那样操作,但是会报DRC,来提醒你这样做违反规则,你还要这样做的话,软件也就管不了你了,默认你有特殊情况
. V2 z+ P  ^) ^- f. ]. i
作者: mintjelly_abc    时间: 2015-9-29 13:27
上面说的 set shape-noclip-rki 和 设置 route keepin 区域,都是针对PCB 第一次 整体铺铜。
7 v# @3 I6 q1 ]. `) p楼主说的是 “编辑shape的时候“ 拉到outline之外不能避让,可以勾选 Set User Preferences Editor--shape--shape_rki_autoclip 看下
作者: allegro小菜    时间: 2015-9-29 14:24

2 X4 M2 c7 j+ m# O8 I& ~* ^route keepin 楼上很多说了!添加进去就可以在outline里面了!
作者: mengzhuhao    时间: 2015-9-29 21:13
allegro小菜 发表于 2015-9-29 14:24& |0 d/ n& y$ J. y$ g
route keepin 楼上很多说了!添加进去就可以在outline里面了!

# a  y* {+ @: Q) ?4 [8 } % e0 q9 @# ?. N$ f( D* `* S

$ z+ M# x; c# {" H9 C5 g: ]* G( o$ l
随便新建一个brd文件 创建outline 然后z-copy all的route keepin* M  T, B* Z" B8 Z$ B  g5 m9 C

  _2 r( i! \- Z1 @. ]6 l6 ^第一次随便画的动态铜皮会自动避让
' |$ q! ^7 M) a9 R" P! C$ Y7 D5 G; i# K
但是如果编辑就不会自动避让 见图,这是很明显/ d6 M& N6 r2 S) D) d' ]/ B# R

作者: mengzhuhao    时间: 2015-9-29 21:16
mintjelly_abc 发表于 2015-9-29 13:27+ W( A; K  b" h) Y  C* J
上面说的 set shape-noclip-rki 和 设置 route keepin 区域,都是针对PCB 第一次 整体铺铜。
4 D" C. j( d  Q2 \& y楼主说的是  ...

7 R! ]6 u( S. u/ n , `7 S) [8 _! y8 h5 |
9 P: ~/ x3 d3 i' E2 _4 {  M( x
勾选 Set User Preferences Editor--shape--shape_rki_autoclip
5 h! V& v. |$ u& V) Q9 i  w7 ~6 p( L( M$ o' }
可以避让 但是会出现图示这样的问题 边框还在 比较难看4 t0 A' C5 T- d$ h

作者: mengzhuhao    时间: 2015-9-29 21:27
allegro的安全间距规则没有到板边的规则设置?
作者: mintjelly_abc    时间: 2015-9-30 09:29
route keepin 区域已经算是板边对内层走线的限制规则了 。只有shape 选中的时候才能看到,虽然难看,出给板厂的 Gerber 文件是对的就可以了。受不了的话,就把难看的部分修一下
作者: mintjelly_abc    时间: 2015-9-30 09:37
你试下把超出边框的 dynamic shape  变成 static shape,多余的边框就会消失了。如果static shape 用着不舒服,再change 回 dynamic shape 就行了! w5 H/ y# s* R8 G4 _4 x( {/ {

作者: carol8688    时间: 2015-9-30 10:41
學習
作者: mengzhuhao    时间: 2015-9-30 10:51
mintjelly_abc 发表于 2015-9-30 09:37
# i$ R) w$ U0 Y9 q) a6 s你试下把超出边框的 dynamic shape  变成 static shape,多余的边框就会消失了。如果static shape 用着不舒 ...

0 d1 I* w7 b$ ]" B6 q0 w+ ballegro的动态铜皮还是设计的不够人性化$ N1 r3 K# S$ o, Q1 h

6 U! L) L$ U& r0 I! G希望以后能改进$ O3 U" y4 n( ?4 H! j; f* a" n

9 t- H$ c' [8 m! G而且动态铜皮不支持网格化% k  t/ n5 p9 ^5 @2 ?- d+ F

4 E2 k( d( O1 A) ~只能静态# M4 ?2 y" y+ X6 B! c% G5 u

作者: FelixPan    时间: 2015-10-4 11:56
route keepin
% U0 `7 S4 F  T: q4 s
作者: mengzhuhao    时间: 2015-10-4 12:19
FelixPan 发表于 2015-10-4 11:56
8 t0 h. |1 n  r9 |! F8 k9 s# yroute keepin
4 ^) e; S) o9 `! z- k. a. v) I
这个没有用 编辑的时候就会出现DRC
- W" i! d' X0 E% ]& J$ o# J* G  {
作者: 65770096    时间: 2015-10-12 15:45
感觉allegro你用的好纠结
作者: mengzhuhao    时间: 2015-10-12 18:25
65770096 发表于 2015-10-12 15:45/ r# Y8 }* |& u5 [4 v( ]5 d
感觉allegro你用的好纠结
) Y# r; o: I9 {: ?9 ~
不是纠结 是感觉很多做的不是很人性化设计
作者: 爱不单行1887    时间: 2015-10-13 09:01
mengzhuhao 发表于 2015-10-12 18:25
/ _% B  Z$ d/ ~: z* h, q1 {不是纠结 是感觉很多做的不是很人性化设计
& _7 z7 o- l" q! ~% g0 y1 |2 x" q* ~
只是还不习惯而已




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2