EDA365电子工程师网

标题: 晶振上有高频谐波辐射是怎么回事 [打印本页]

作者: 天天在线    时间: 2015-9-17 11:20
标题: 晶振上有高频谐波辐射是怎么回事
板上一个30M的晶振在进行EMC测试时,有多个高频谐波辐射(最高21倍),晶振也进行了铺铜和打孔,下面也没有走线,邻近层是地平面,周围也没有摆放电源,晶振上方3mm放了一个QFP的DSP器件,下方3mm是一路485,请哪位大事给指导下,是怎么回事,紧急等待2 F" \  J/ ^5 J! _; g1 I3 @

作者: fallen    时间: 2015-9-17 11:46
把晶体的幅度改小点。
作者: yujingfa    时间: 2015-9-17 13:08
加一级rc低通
作者: yjj198709    时间: 2015-9-17 13:42
可以把晶振电路放上来看看
作者: 天天在线    时间: 2015-9-18 08:33
yjj198709 发表于 2015-9-17 13:42
# S) _/ R# W) X  A' I) {8 A' n可以把晶振电路放上来看看

; k7 F) N; @8 u电路在公司电脑上, 不能发出
- e7 [2 ?4 K& Y6 ~/ P
作者: 超級狗    时间: 2015-9-18 08:49
使用展頻Spread Spectrum)技術, _/ [/ P) F8 y$ A0 ~6 W
有的主芯片有支援,沒有的話就使用有支援展頻Spread Spectrum)的時脈源Clock Source)。
9 B" F$ C* w1 c  o7 [
6 }0 C  Y# B" |5 ^4 [' C% `+ d不過我們提的都是針對時脈源Clock Source)的解法,如果問題不是出在時脈源Clock Source)的話,這些方法就不一定有效,例如︰
2 X3 m/ }: ]- C( F4 ^
: f* C' q/ }- F/ X2 F6 z最好能找到真正的輻射干擾源啦!
( S# ]1 s# h; c. `# b! f
) ^9 F) C3 l" O; X$ c! t
  |, D3 i) I# `0 \- X
作者: 超級狗    时间: 2015-9-18 08:57

# o3 {$ Q. Q, m0 o3 B1 \0 l. ~3 L4 {, s0 t! O3 o

AP20100330-How to Minimize EMI effect.pdf

334.85 KB, 下载次数: 61, 下载积分: 威望 -5


作者: 天天在线    时间: 2015-9-18 11:25
超級狗 发表于 2015-9-18 08:57
  • 晶振的外殼要接地,插件式晶振要用烙鐵將外殼點銲至地。
  • 如果主芯片的時脈電路有獨立的供電管腳的 ...
  • 8 ~  X3 C1 K( u2 [
    多谢多谢# M, L7 L$ ]8 q: P3 y

    作者: xiao_layout    时间: 2015-9-22 10:44
    你他妈又赢了 被我发现了吧,一看问的问题我就知道你是谁了。
    作者: 天天在线    时间: 2015-9-22 12:20
    xiao_layout 发表于 2015-9-22 10:44* J$ U9 p7 L% M0 Q  X
    你他妈又赢了 被我发现了吧,一看问的问题我就知道你是谁了。

    & x0 \$ v& T5 ~7 H; c我是谁?. ^: u+ x+ T8 x8 ]$ O* ?

    作者: xiao_layout    时间: 2015-9-22 17:23
    西安的 不说太明显
    作者: Allene    时间: 2015-9-23 14:35
    超极狗回答的很赞




    欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2