EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
ADT-C6678PE处理板基于TI最新的多核定点/浮点DSP芯片-TMS320C6678和Xilinx高密度FPGA-XC5VSX95T设计,是一款适用于高速数据通讯、处理、存储的理想平台,板载大容量DDR3动态存储器,FPGA与DSP通过RapidIO互连实现高速数据交换,通过PCI-E或千兆网口与上位机进行通讯。板上还预留高速扩展子卡接口,FPGA的富余IO、DSP的SRIO/HyperLink/I2C/GPIO/SPI等信号都连入其中,方便用户自制子板扩展如Camera-link、高速AD/DA、光纤接口等。 f$ L3 K9 `% D C
资源描述:
8 ^6 q' P& x4 S* q+ h% b4 ]# C 1.CPU5 \( D: ]& `$ N& a2 |' \
DSP: TMS320C6678
4 w2 E' R7 V& H4 }2 b FPGA: Xilinx XC5VSX95T
0 ~) n# I& K0 @% i1 u7 l DSP和FPGA之间通过高速串行总线RapidIO互连,DSP的UART/I2C/GPIO/SPI等信号有必要的一起连到FPGA上。
3 U9 y. B' V% Y: o. Z, D8 _ 2.DSP外围$ P$ m3 X3 g& f) l: f; C# C
2GB DDR-3( A6 w& Q% o& u2 H- `$ W) {
4MB Nor Flash
: Z* Z# P; L' w* c: d. C4 h0 X/ t 千兆网口, JTAG: g1 m4 @ o0 _2 P( J$ b
3.FPGA外围( b. [8 M L; U( A/ F* @9 Y: O
PCI-E接口
9 T2 C5 ?0 C9 C( V5 L( K' C9 R RS232/485( S) O2 V' u# R1 w% w6 S7 h
512MB DDR-3. X( p, G8 Q" l
4.子板扩展接口3 |: ?% X: K" O
选用可靠性高/传输速率高的接插件
" Z" U% @0 X7 P* e; j FPGA富余IO连到扩展口上(差分对+全局时钟引脚)
1 y3 Z& X% v. O DSP未使用到的外设引脚SRIO/I2C/UART/GPIO/Timer等连到扩展口上
: f7 x+ e9 E+ e* ]" u' b 底板电源网络连到扩展口上(5V, 3.3V, GND)
! k! {& |% R, |( I* ` g$ k j4 I 5.扩展子板:可选择2种扩展子板
( D) H9 S6 U% v) Q+ g' i A.图像接口板: 采用LVDS收发器实现Full Camera link输入输出,通过接插件连接底板FPGA以及电源网络,控制程序运行在底板FPGA/DSP。5 O6 Z( g5 M- r8 \+ d) e7 s
B.高速AD/DA子板:采用双路14bit 250MSPS AD和双路16bit 160MSPS DA,同时提供两路RS232/485接口,信号通过接插件连到底板FPGA,控制程序运行在底板FPGA/DSP。
' }6 ?* f# E/ ?* d! |& v 客户亦可定义自己的子板扣到我们的板卡上
6 _) i) E; f5 f' _ 6.工作模式8 e0 ^# {6 O' j# K
PCI工作模式;
' a. {* Y/ J6 u. U8 ^ 独立工作模式(单一5V供电)& C/ M X9 Y# W3 ~/ A: M7 Y
软件要求
' H: Q( P0 [% s* \/ u, N9 F8 Y 1. Win2000/XP驱动,上位机测试程序
& c. r- `6 B5 x- k$ G% K 2. 以太网,串口驱动
7 i+ s% J& E* x/ v 3. Flash/PCI Boot引导程序
+ q& f$ | m S" s/ U. ^ 4. DDR-3存储器读写控制程序
' I+ K9 M! W1 R5 b: I3 V 5. FPGA与DSP之间高速数据通信程序9 G& z6 ^2 q8 R7 ^
6. FPGA引导程序, f; v7 f+ \! p7 x1 P
7. Flash烧写自启动程序
9 J3 S1 \( Y1 G0 y 8. Camera-Link输入输出控制程序
* H/ z0 V6 x( I: t3 Q( }" I 9. AD采集,DA回放例程; q8 ^: ]; s4 I3 g! w
10. 其他接口测试例程$ q6 ]( d" j; D5 v- \- i
1、板卡概述
% j, ~# X, @) d) Y ^$ Z* K 本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TI DSP TMS320C6678芯片和Xilinx公司V5系列FPGA XC5VLX110T-1FF1136芯片。包含PCI接口、GMII的以太网接口、Nor Flash接口、8路SFP光 纤,4路RS232。可用于软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。支持热插拔,设计芯片可以满足工业级要求。 2、处理板技术指标
; k# g+ e: O8 t/ _* f! K 1) 关于TI DSP TMS320C6678芯片. [( A8 `- y, ] G
德州仪器 (TI) 推出的TMS320C6678 是基于其最新 DSP 系列器件 TMS320C66x 之上,采用 8 个 1.25GHz DSP 内核构建而成,并在单个器件上完美集成了 320 GMAC 与 160 GFLOP 定点及浮点性能,从而使用户不仅能整合多个 DSP 以缩小板级空间并降低成本,同时还能减少整体的功耗要求。,充分满足移动网络领域对通道密度及高质量媒体服务日益增长的需求。6 z% x; [/ M- e/ B" m& W
2) DSP 部分支持2个TMS320C6678芯片,支持DDR3, Nor Flash, 以太网接口,DSP之间通过HyperLink互联。DSP 的TSIF1外接连接器。
l2 T+ I; N+ l- ~ 3) FPGA部分支持8路光纤 2.5Gbps 输入输出, 2组DDR2,分别为256MB(32bit宽度),一个PCI总线接口,1个GMII的以太网接口,一个Nor Flash接口,4个RS422接口。
, X7 q$ y0 L1 ]8 ] |# {/ R! h 4) DSP与FPGA直接通过RapidIOX4,TSIF0,I2c,SPI,Uart互联。
9 e1 ?! v( t1 }7 g; D' j; m 5) 前面板输出8路SFP光纤,1路以太网接口,复位按钮和指示灯。. O% z, n, ^; }1 U7 L& u
6) 通过CPCIJ3连接器输出DSP的4路以太网口, 4路RS422/RS232接口。 J4 J5输出160个IO,可以做80对LVDS信号。
1 H0 r+ w3 O" j F# q 7) 板卡要求支持 热插拔,设计芯片目前使用商业级,要求兼容工业级设计。 3、软件系统
8 S" }/ w4 E8 t2 } 1) 支持PCIe驱动。/ N4 S" k: i6 u
2) 支持千兆网络传输,移植LWIP协议栈,支持ping,TCP、UDP、IP传输协议。) I! D/ A; B3 n' b6 F3 ^8 l, B8 {
3) 支持Flash 、PCI Boot引导方式。8 t" b3 S% T: e4 D- b# ~; L5 F6 }
4) 支持RapidIO X4 EDMA 中断数据传输。
O5 |: s( @3 B# k; x 5) FPGA 完整的 DDR2控制、RS232数据收发传输。8 J# D% ]. c; t
6) FPGA Rocket 光纤数据传输测试程序。/ \' P3 G) u6 {, U
7) DSP与FPGA的RapidIO口 EDMA,同步中断传输,满足理论速度10Gbps。
+ J$ p1 f8 w _! S 8) 支持FPGA程序采用 Flash、DSP引导加载。$ j/ N' W( ?; ?( n
6 w9 A0 {, V3 t( j/ l! k4、物理特性:+ @, A5 q6 v. H: y; F: s8 w6 F
尺寸:6U CPCI板卡,大小为160X233.35mm。$ ]0 H3 m3 x. u5 r+ p5 v
储存温度:-20℃~ +70℃
) @6 r* n6 v/ @$ { 工作温度:0℃~ +55℃ ,支持工业级 -45℃~ +70℃ Y2 l+ h0 D) V- n) z/ R% w
工作湿度:10%~80% 5、供电要求:" F0 ~) V6 s9 z5 Z
双直流电源供电。整板功耗 50W。
+ h3 r" Q3 b; H5 z5 d6 e* H- B 电压:+5V 5A ,+3.3V 6A。
5 P/ G$ K$ J# g K 纹波:≤10% 6、应用领域
& X; l0 U+ v% f* W; L 软件无线电系统,基带信号处理,无线仿真平台,高速图像采集、处理等。7、 技术支持:) C3 B' A6 v+ Z M. P
直接由板卡开发团队提供技术支持,可以根据用户需要修改原理图和PCB,并升级为图像采集卡,数据播出卡等开发平台。团队也可支持应用程序开发。 |