EDA365电子工程师网
标题:
vcc覆铜负片的时候为什么为出现这种错误,antiPad变小一点就可以了,大神们能解释下?
[打印本页]
作者:
xiaobai3413
时间:
2015-5-31 11:06
标题:
vcc覆铜负片的时候为什么为出现这种错误,antiPad变小一点就可以了,大神们能解释下?
这是《cadence高速电路板设计与仿真 》上的一个例子,P271-273页,
+ O; k `0 F- u5 O+ }4 {1 t
VCC被设置为negative,当对它进行动态覆铜的时候出现了D/I错误如下图一
& k2 Y; |+ a& ]* Y3 _* U7 c
$ n. L7 c: H% m" R5 _% B8 X7 N
1.png
(10.13 KB, 下载次数: 0)
下载附件
保存到相册
2015-5-31 11:03 上传
大神们这是什么错误??
作者:
65770096
时间:
2015-6-1 17:12
铜断了 断路了
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2