EDA365电子工程师网

标题: 4层板 121脚BGA封装扇出问题 [打印本页]

作者: 辉辉辉辉    时间: 2015-5-6 15:41
标题: 4层板 121脚BGA封装扇出问题
最近在做USB3.0的板卡,121引脚BGA封装,第一次做BGA封装的板子,有好多问题都不是很明白,感觉走的不是很好,求高手指点。
2 b/ s2 F( f) J" h, e# D' Z' T" O4 d3 W

QQ截图20150506153940.png (98.19 KB, 下载次数: 1)

top层

top层

QQ截图20150506153958.png (86.72 KB, 下载次数: 0)

vcc层

vcc层

QQ截图20150506154026.png (100.44 KB, 下载次数: 0)

bot层

bot层

QQ截图20150506154010.png (80.45 KB, 下载次数: 0)

gnd层

gnd层

作者: kevin890505    时间: 2015-5-6 16:21
256的BGA都可以,121随意了,TOP出外面两排,剩下的背面扇出,扇出第一,然后交换线序,BGA想节约层数,扇出时就不要考虑什么交叉了,FPGA也没必要,先走出来再看。
作者: 辉辉辉辉    时间: 2015-5-6 16:25
kevin890505 发表于 2015-5-6 16:21: j; q8 n6 Z% E0 l1 N5 q# }; M0 `4 E4 D
256的BGA都可以,121随意了,TOP出外面两排,剩下的背面扇出,扇出第一,然后交换线序,BGA想节约层数,扇 ...

( a( |9 m0 t# ?第一次画BGA封装的板子,下面的一些滤波电容怎么摆放啊 我以前都是自己自学画一些简单的板子 求大神指点啊!
- Y* Q& I# g& h9 X3 P( v
作者: dzkcool    时间: 2015-5-6 16:27
退藕电容尽量靠近电源管脚摆放。
作者: kinglangji    时间: 2015-5-6 16:36
注意内层电源分割不要出现瓶颈~~
作者: 辉辉辉辉    时间: 2015-5-6 17:40
kinglangji 发表于 2015-5-6 16:36
3 ~, Q0 u$ f2 a注意内层电源分割不要出现瓶颈~~

1 C* v' W. E7 |; ?: y& h您说的这个瓶颈怎么避免呢,3.3V和1.2V靠的比较近怎么才能不出现瓶颈呢 谢谢!
& f0 Y* v; \3 s, z' Y
作者: prince_yu    时间: 2015-5-7 10:00
目测你重要的信号线都在第一层,那么最好把第二层做GND,GND那层也不要走晶振了,保证重要的信号线,尤其是差分、时钟有完整的地回流路线,第三层走分割电源(把现在的第三层放在第四层去),底层可以随意走不重要的线,毕竟四层板,就不要想着表层不走线了,这样会好走很多。
7 O$ `! P0 K+ z" P3 O/ v
: V% e' T5 z& g- x( KUSB3.0注意控制下差分线的阻抗,要么跟板长要叠层数据确定差分的线宽线距,要么自己用软件模拟算,目测你的差分没走对
作者: prince_yu    时间: 2015-5-15 10:55
prince_yu 发表于 2015-5-7 10:00
6 `0 C2 c$ C& S7 F8 `目测你重要的信号线都在第一层,那么最好把第二层做GND,GND那层也不要走晶振了,保证重要的信号线,尤其是 ...

  g5 t4 \4 }! Y。。。。求被反对的理由。。。
; f2 T# f1 B/ A$ C2 x3 K  ?% s  N2 s
作者: flywinder    时间: 2015-5-15 15:22
多练几次就熟悉了
作者: 3dworld    时间: 2015-5-16 23:36
学习了啊,
作者: jacekysun    时间: 2015-5-18 09:17





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2